在ESD的破壞中,靜電會對(duì)I/O端(duān)口造(zào)成毀滅性損害,有可能造成數據位重影、產品(pǐn)損壞直至造成電(diàn)子設(shè)備“硬故障"或元器(qì)件損壞。所以工程師需要考慮設計中的ESD問題並掌握解(jiě)決之道。
偷拍亚洲偷竨自拍|科(kē)技認為目(mù)前便攜產(chǎn)品中越來越多的采用低功率(lǜ)邏輯芯片(piàn),由於金屬氧化半導體(MOS)電介質擊穿和雙極反向結電流的限製,這些邏輯芯片對 ESD非常敏感(gǎn)。控製I/O端口(USB端口、以太網端口等)的(de)IC芯片更不例外(wài),因為它們大多(duō)數都是(shì)以CMOS工藝為基礎來設計和(hé)製造的,這導(dǎo)致IC芯 片對ESD造成的損害非常敏感。 另外,大多數的I/O端口(尤其是USB端口)都是熱插拔係統,極易受到由用戶或空(kōng)氣放電造成的ESD影響。由此可見,ESD保護在(zài)當今(jīn)的便攜和USB應 用中是非(fēi)常必要的。偷拍亚洲偷竨自拍|科(kē)技特別針對USB應用設備提(tí)出了解(jiě)決方案.
有工程師對T1/E1接口設計中加裝TVS器(qì)件後的保護作用(yòng)提出疑問,偷拍亚洲偷竨自拍|科技(jì)認為在電源(yuán)線上增加(jiā)TVS器件有助於解決來自電源端口的ESD問(wèn)題,並(bìng)強調TVS要連接到電源的Vcc和地以防止(zhǐ)電源(yuán)出現ESD幹擾。
在回答(dá)工程師提出的有關綜合考慮ESD保護的問題時,偷拍亚洲偷竨自拍|科技認為綜(zōng)合考慮ESD保護要從三個(gè)方麵入(rù)手:1、芯片的ESD容量;2、PCB版圖設 計(jì);3、機械設計。他表示好的(de)PCB版圖設計應該盡量增大接地麵積(jī)、縮短PCB走線,他(tā)特別強調TVS陣列可以有效解(jiě)決ESD問題。
針(zhēn)對ESD引起的共模幹擾,偷拍亚洲偷竨自拍|科技指出通常可以使用共模扼流圈或TVS陣列來解決ESD問題和完成EMI濾波,在電路中共模扼流圈(quān)串行連接,TVS並行接在電路中。除考慮用器(qì)件解決ESD問題外,我們也可以遵循一些基(jī)本規則來解決PCB的(de)ESD問題:
1、盡(jìn)可能使用多層PCB 相對於雙麵PCB而言,地平(píng)麵和電源平麵以及排列(liè)緊密的信號線(xiàn)-地線間距(jù)能夠減小共模阻抗(common impedance)和感性耦合,使之達到雙麵PCB的1/10到1/100。
2、盡量地將每一個信號層都緊靠一個(gè)電源層或地線層。對於頂層和底層表麵都有元器件、具有很短連接線(xiàn)以及許多填充地的高密度PCB,可以考慮使用內層(céng)線。大多數的信號線以及電源和地平麵都在內層上,因而類似(sì)於具備屏蔽功能的(de)法拉第盒。
3、對於雙麵PCB來說,要采用緊密交織的電源和地柵格。通常的解決原則是要(yào)通過測試(shì)-解(jiě)決問題-重新測試這樣(yàng)的周期,每一個周期(qī)都(dōu)可能至少影響到一塊PCB的設計。在PCB設計過程中,通過預測可以(yǐ)將絕大多數設計修改僅限於(yú)增減元器件。
電話
微信